庫存狀況
「香港二樓書店」讓您 愛上二樓●愛上書
我的購物車 加入會員 會員中心 常見問題 首頁
「香港二樓書店」邁向第一華人書店
登入 客戶評價 whatsapp 常見問題 加入會員 會員專區 現貨書籍 現貨書籍 購物流程 運費計算 我的購物車 聯絡我們 返回首頁
香港二樓書店 > 今日好書推介
   
地圖+地圖創意遊戲 (附行旅世界地圖包)
  • 定價650.00元
  • 8 折優惠:HK$520
  • 放入購物車
二樓書籍分類
 
系統晶片設計-使用quartusⅡ(附系統範例光碟)(第四版)

系統晶片設計-使用quartusⅡ(附系統範例光碟)(第四版)

沒有庫存
訂購需時10-14天
9789572169537
廖裕評、陸瑞強
全華科技
2009年8月17日
267.00  元
HK$ 253.65  







* 叢書系列:大專電子
* 規格:平裝 / 768頁 / 16K / 普級 / 單色印刷 / 初版
* 出版地:台灣


大專電子


[ 尚未分類 ]








  本書以區塊 / 繪圖法,VerilogHDL與VHDL分別設計組合邏輯與循序邏輯電路,並以軟體模擬驗證之,搭配NiosDevelopmentBoard與 AlteraMAXⅡ實驗板進行程式燒錄測試。此書詳細說明QuartusⅡ軟體操作’方法與電路設計方式,透過範例與專案之製作,建立讀者實際電路應用之能力。



第1章 軟體安裝與設定
1-1 軟體安裝
1-21-2 取得授權檔
1-151-3 隨書光碟內容 1-22

第2章 Quartus II簡介
2-1 專案設計
2-42-1-1 建立專案
2-52-1-2 新增專案與新增設計檔
2-72-1-3 新增專案與加入舊檔案
2-222-2 建立設計
2-292-2-1 使用Quartus II Block Editor
2-302-2-2 使用Verilog HDL、VHDL與AHDL
2-352-3 使用Altera megafunction
2-612-4 使用MegaWizard Plug-In Manager
2-642-5 指定初始設計限制
2-642-6 合成
2-662-7 模擬
2-692-8 佈線與佈局
2-802-9 編程與配置
2-832-10 SOPC系統級設計 2-85

第3章 組合邏輯電路設計範例
3-1 邏輯運算
3-23-1-1 以圖形編輯區塊內容
3-133-1-2 以Verilog HDL編輯區塊內容
3-163-1-3 以VHDL編輯區塊內容
3-203-1-4 邏輯運算模擬驗證
3-243-2 四對一多工器
3-323-2-1 圖形編輯四對一多工器
3-333-2-2 Verilog HDL編輯四對一多工器
3-393-2-3 VHDL編輯四對一多工器
3-443-2-4 四對一多工器模擬驗證
3-493-3 1對4解多工器設計
3-543-3-1 電路圖編輯1對4解多工器
3-553-3-2 Verilog HDL編輯一對四解多工器
3-593-3-3 VHDL編輯一對四解多工器
3-633-3-4 1對4解多工器模擬驗證
3-683-4 2對4解碼器
3-713-4-1 電路圖編輯2對4解碼器
3-723-4-2 Verilog HDL編輯2對4解碼器
3-783-4-3 VHDL編輯2對4解碼器
3-813-4-4 2對4解碼器模擬驗證
3-843-5 全加器
3-873-5-1 電路圖編輯全加器
3-883-5-2 Verilog HDL編輯全加器
3-923-5-3 VHDL編輯全加器
3-963-5-4 全加器模擬驗證
3-1013-6 四位元加法器
3-1053-6-1 電路圖編輯四位元加法器
3-1063-6-2 VerilogHDL編輯四位元加法器
3-1193-6-3 VHDL編輯四位元加法器
3-1263-6-4 四位元加法器模擬驗證
3-1363-7 乘法器
3-1403-7-1 電路圖編輯乘法器
3-1413-7-2 VerilogHDL編輯乘法器
3-1473-7-3 VHDL編輯乘法器
3-1513-7-4 模擬驗證
3-1553-8 算數邏輯運算單元
3-1583-8-1 電路圖編輯算數邏輯運算單元
3-1593-8-2 VerilogHDL編輯算數邏輯運算單元
3-1713-8-3 VHDL編輯算數邏輯運算單元
3-1743-8-4 算數邏輯運算單元模擬驗證 3-177

第4章 循序電路設計範例
4-1 四位元暫存器
4-24-1-1 電路圖編輯四位元暫存器
4-34-1-2 VerilogHDL編輯四位元暫存器
4-74-1-3 VHDL編輯四位元暫存器
4-124-1-4 四位元暫存器模擬驗證
4-174-2 四位元串接移位輸入並接輸出暫存器
4-204-2-1 電路圖編輯四位元串接移位輸入並接輸出暫存器
4-214-2-2 VerilogHDL編輯四位元串接移位輸入並接輸出暫存器
4-234-2-3 VHDL編輯四位元串接移位輸入並接輸出暫存器
4-284-2-4 四位元串接移位輸入並接輸出暫存器模擬驗證
4-354-3 並串接輸入/並串接輸出移位暫存器
4-384-3-1 電路圖編輯並串接輸入/並串接輸出移位暫存器
4-384-3-2 VerilogHDL編輯並串接輸入/並串接輸出移位暫存器
4-434-3-3 VHDL編輯並串接輸入/並串接輸出移位暫存器
4-474-3-4 並串接輸入/並串接輸出移位暫存器模擬驗證
4-514-4 非同步清除2位元同步上數計數器
4-554-4-1 電路圖編輯非同步清除2位元同步上數計數器
4-554-4-2 VerilogHDL編輯非同步清除2位元同步上數計數器
4-594-4-3 VHDL非同步清除2位元同步上數計數器
4-634-4-4 非同步清除2位元同步上數計數器模擬驗證
4-664-5 可預設的同步10模計數器
4-694-5-1 電路圖編輯可預設的同步10模計數器
4-704-5-2 VerilogHDL編輯可預設的同步10模計數器
4-734-5-3 VHDL編輯可預設的同步10模計數器
4-774-5-4 可預設的同步10模計數器模擬驗證
4-804-6 具載入功能之百模計數器
4-844-6-1 電路圖編輯具載入功能之百模計數器
4-854-6-2 VerilogHDL編輯具載入功能之百模計數器
4-924-6-3 VHDL編輯具載入功能之百模計數器
4-964-6-4 具載入功能之百模計數器模擬驗證
4-1004-7 60模計數器
4-1044-7-1 電路圖編輯60模計數器
4-1054-7-2 VerilogHDL編輯60模計數器
4-1154-7-3 VHDL編輯60模計數器
4-1204-7-4 60模計數器模擬驗證
4-1274-8 除頻器
4-1314-8-1 電路圖編輯除頻器
4-1324-8-2 VerilogHDL編輯除頻器
4-1364-8-3 VHDL編輯除頻器
4-1404-8-4 除頻器模擬驗證
4-1444-9 鎖相迴路(PLL)Megafunction
4-1464-9-1 電路圖編輯鎖相迴路
4-1474-9-2 VerilogHDL編輯鎖相迴路
4-1594-9-3 VHDL編輯鎖相迴路
4-1624-9-4 鎖相迴路模擬驗證
4-1674-10 唯讀記憶體
4-1714-10-1 電路圖編輯唯讀記憶體
4-1734-10-2 VerilogHDL編輯唯讀記憶體
4-1804-10-3 VHDL編輯唯讀記憶體
4-1854-10-4 唯讀記憶體模擬驗證 4-188

第5章 綜合應用
5-1 鮑德率產生器
5-35-1-1 電路圖編輯鮑德率產生器
5-45-1-2 VerilogHDL編輯唯讀記憶體
5-85-1-3 VHDL編輯唯讀記憶體
5-145-1-4 唯讀記憶體模擬驗證
5-195-2 UART傳送器狀態機
5-235-2-1 VerilogHDL編輯UART傳送器狀態機
5-255-2-2 VHDL編輯UART傳送器狀態機
5-315-2-3 UART傳送器狀態機模擬驗證
5-365-3 UART傳送器
5-435-3-1 電路圖編輯UART傳送器
5-455-3-2 VerilogHDL編輯UART傳送器
5-555-3-3 VHDL編輯UART傳送器
5-585-3-4 UART傳送器模擬驗證
5-635-4 UART接收器狀態機
5-675-4-1 VerilogHDL編輯UART接收器狀態機
5-685-4-2 VHDL編輯UART接收器狀態機
5-745-4-3 UART接收器狀態機模擬驗證
5-785-5 UART接收器
5-855-5-1 電路圖編輯UART接收器
5-875-5-2 VerilogHDL編輯UART接收器
5-965-5-3 VHDL編輯UART接收器
5-995-5-4 UART接收器模擬驗證
5-1045-6 UART應用電路
5-1075-6-1 UART應用電路編輯
5-1085-6-2 UART應用電路模擬驗證 5-115

第6章 進階設定
6-1 Device設定
6-26-2 腳位指定
6-36-3 時間設定
6-56-4 平面
6-126-4-1 上次組譯平面(LastCompilationFloorplan)
6-136-4-2 時序封閉平面(TimingClosureFloorplan) 6-23

第7章 模擬板燒錄
7-1 NiosDevelopmentBoard-CycloneEdition實驗板
7-27-1-1 七段解碼器程式燒錄
7-57-1-2 計數器由七段顯示器顯示程式燒錄
7-167-1-3 時鐘電路接七段顯示器
7-297-2 ALTERAMAXII實驗板
7-447-2-1 七段顯示器控制
7-477-2-2 計數器由七段顯示器顯示程式燒錄
7-597-2-3 時鐘電路接掃描式七段顯示器
7-717-2-4 RS232控制 7-87

第8章 SOPC 發展環境
8-1 簡介
8-28-1-1 SOPCBuilder
8-28-1-2 NiosII微處理器
8-68-2 系統晶片發展
8-88-3 簡易範例練習與說明
8-388-3-1 七段顯示器控制
8-388-3-2 LCD顯示器控制
8-458-3-3 壓按開關觸發中斷控制
8-488-3-4 LCD顯示器計時顯示 8-52

第9章 專案設計
9-1 電子音樂
9-29-1-1 硬體編輯
9-39-1-2 軟體設計
9-319-2 自動販賣機系統
9-499-2-1 自動販賣機核心電路編輯
9-499-2-2 除彈跳電路
9-659-2-3 SOPC Builder編輯
9-679-2-4 軟體設計 9-75

附錄A 如何安裝Byteblaster與USB Blaster
A-1 如何安裝ByteblasteratWindows2000 A-2
A-2 如何安裝ByteblasteratWindowsXP A-9
A-3 如何安裝USBBlasterDownloadCableatWindows2000 A-17
A-4 如何安裝USBBlasterDownloadCableatWindowsXP A-21




其 他 著 作